近期评论
分类目录
- ais标准
- AIS载荷
- CCSDS标准
- VDES会议纪要
- Vedes载荷
- 一体化信关站基带
- 上海松江库
- 上海瀚讯在轨库
- 上海瀚讯暂存库
- 专题
- 中科微测试问题
- 传输网
- 公共
- 其他
- 地点管理
- 垣信其他支撑
- 垣信外场系统联调
- 外出库
- 外协相关
- 外场测试
- 履历本
- 彭军环境问题
- 总体需求
- 成都研发暂存库
- 成都研发维修库
- 成都研发调试库
- 批次HQ01D2503S003-0050
- 抛物面天线履历本
- 文献知识
- 方案论证
- 方案论证
- 方案论证
- 日志回传
- 李凯
- 每日进展
- 测试终端
- 测试终端专题
- 测试终端履历本
- 演示终端
- 版本导出
- 王江
- 相控阵测试终端2025年批次履历本
- 系统架构部
- 纪要
- 胡前欢
- 设计方案
- 调研参考
- 过程管理
- 部门管理
- 顾闻环境问题
张, 磊
1) RAM等存储资源勾选ECC功能。
2)设计工程增加SEM IP核,可对全设计的配置信息检错和纠错(每个配置帧2976bit可纠错4bit,纠错能力0.13%)
3)可监测SEM IP核状态,如果错误率超出SEM纠错能力,再执行重构刷新FPGA。
4)关键模块可三模冗余设计,但最好是手动布局,做到三份设计远离隔离,避免三份同时被翻转。(综合考虑使用)